Investigación en Arquitectura de computadoras y hardware de alto rendimiento

Región Poza Rica – Tuxpan
C.A. 464 – Alternativas sustentables para materiales, residuos y emisiones provenientes de los sectores primario y secundario
Facultad de Ingeniería en Ciencias Químicas
Facultad de Ingeniería en Electrónica y Comunicaciones


Seminario Internacional

Investigación en Arquitectura de computadoras y hardware de alto rendimiento


Investigación Aplicada a las Tecnologías Computacionales
Programación de Microprocesadores y Microcontroladores

Diciembre – 2020

 

Comité organizador

Dra. Carolina Solis Maldonado

Dr. Raúl Luna Sánchez

Dr. Alfredo Cristóbal Salas

 

Introducción

En los últimos años, la comunidad de arquitectura de computadoras en México está impulsando la investigación de diseños de sistemas digitales de alto rendimiento. Estos diseños actualmente consideran la mejora en los tiempos de ejecución de instrucciones además de considerar aspectos ambientales de los materiales utilizados así como el consumo energético de todos los componentes computacionales. 

La arquitectura de la computadora es una ciencia o un conjunto de reglas que establecen cómo el software y el hardware se unen e interactúan para hacer que una computadora funcione. No solo determina cómo funciona la computadora, sino también de qué tecnologías es capaz. 

La idea de este seminario es invitar a la comunidad de arquitectura de computadoras del Instituto Politécnico Nacional y del Centro de Supercomputación de Barcelona para analizar los avances, retos y perspectivas de la investigación en diseño, implementación y uso de microprocesadores. 

 

Objetivos

  1. Abatir los índices de deserción y reprobación en las Experiencias Educativas “Programación de Microprocesadores y Microcontroladores”, “Investigación Aplicada a las Tecnologías Computacionales” permitiendo a los estudiantes tener contacto directo con investigadores y conociendo de primera mano las investigaciones de los actores principales del cómputo en México.
  2. Fortalecer el perfil de egreso de los estudiantes del programa de estudios de ingeniería en tecnologías computacionales mediante la discusión con actores principales que trabajan de manera activa en temas de ciencia y tecnología en México y España. 
  3. Fomentar la incorporación de estudiantes a la comunidad de investigación en diseño, implementación y uso de procesadores de alto rendimiento permitiendo que los estudiantes del programa de estudios de ingeniería en tecnologías computacionales tengan contacto con miembros activos de la comunidad y sean parte de proyectos de alcance internacional.
  4. Conocer de primera mano los resultados de la investigación aplicada en el diseño, implementación del procesador “Lagarto I” el cual ha sido diseñado y desarrollado por el Instituto Politécnico Nacional e implementado en Silicio por el Centro de Supercomputación de Barcelona. 

 

Agenda

Fecha Tema Expositor Video
04/Diciembre/2020 Experiencias en Investigación para el Diseño de Procesadores [Enlace] Ing. Neiel Israel Leyva Santes

Centro de Supercómputo de Barcelona, España

04/Diciembre/2020 Jerarquía de Memoria en Procesadores Multi-núcleo [Enlace] Ing. Neiel Israel Leyva Santes

Centro de Supercómputo de Barcelona, España

11/Diciembre/2020 Arquitectura de Computadoras y Open Hardware [Enlace] M.C. Cristóbal Ramírez Lazo

Centro de Supercómputo de Barcelona, España

15/Diciembre/2020 Procesadores de Alto DEsempeño y Sistemas Embebidos [Enlace] M.C. Cesar Hernández Calderón

Centro de Supercómputo de Barcelona

18/Diciembre/2020 Microtecnología y Sistemas Embebidos [Enlace] Dr. Marco Antonio Ramírez Salinas

Centro de Investigación en Computación, México

 

Semblanzas

Dr. Marco Antonio Ramírez Salinas
Centro de Investigación en Computación – IPNLaboratorio de Microtecnología y Sistemas Embebidos
Doctor en Arquitectura de Computadoras por la Universidad Politécnica de Cataluña, España. Maestro en Ciencias en Ingeniería de Cómputo  –  CIC e Ingeniero en Comunicaciones y Electrónica – ESIME por el Instituto Politécnico Nacional. Profesor de tiempo completo en el Centro de Investigación en Computación en los programas de posgrado Doctorado en Ciencias de la Computación, Maestría en Ciencias de la Computación y Maestría en Ciencias en Ingeniería de Cómputo. Desempeñó el cargo de Coordinador de la Red de Investigación en Nanociencias, Micro y Nanotecnologías. Es coordinador de la Red de Computación del IPN. Desempeñó el cargo de Director del Centro de Investigación en Computación.

 

Ing. Neiel Israel Leyva Santes
Barcelona Supercomputing CenterComputer Sciences – Runtime Aware Architecture
Estudiante de doctorado en  el Centro de Supercómputo de Barcelona. Es miembro del grupo de investigación Computer Architecture – Operating Systems (CAOS). Sus principales líneas de investigación son la jerarquía de memoria  y redes de interconexión. Colabora en el desarrollo de los proyectos Lagarto (el primer procesador mexicano), DRAC Designing RISC-V-based Accelerators for next generation Computers) y EPI  (European Processor Initiative). Miembro del laboratorio de Microtecnología y Sistemas Embebidos del Centro de Investigación en Computación del Instituto Politécnico Nacional.

 

M.C. Cristóbal Ramírez Lazo
Barcelona Supercomputing CenterComputer Sciences – Computer Architecture for Parallel Paradigms
Estudiante de doctorado en la Universidad Politécnica de Cataluña en el área de Arquitectura de Computadoras. Su principal línea de investigación se enfoca en arquitecturas vectoriales reconfigurables. Se desempeña como Research Engineer en el Centro de Supercómputo de Barcelona donde es miembro del equipo de Arquitectura y Diseño RTL. Graduado de Ingeniería en Mecatrónica por la Universidad de la Mixteca. Obtuvo el grado de maestro en ciencias con doble reconocimiento; por el Centro de Investigación en Computación IPN y por la Universidad Politécnica de Cataluña.

 

M.C. Cesar Alejandro Hernández Calderón
Barcelona Supercomputing CenterComputer Sciences – Computer Architecture for Parallel Paradigms
Graduado como Maestro en Ciencias en Ingeniería en Mecatrónica por la Escuela Superior de Ingeniería Mecánica y Eléctrica, Culhuacán del IPN. Es Ingeniero en Mecatrónica por la Unidad Profesional Interdisciplinaria en Ingeniería  y  Tecnologías Avanzadas, IPN. Es candidato a Doctor en Ciencias de la Computación por el Centro de Investigación en Computación, IPN. Se desempeña como Senior Researcher en el Centro de Supercómputo de Barcelona, España. Es miembro del grupo de investigación Arquitectura de Computadoras y Diseño RTL. Sus líneas de investigación se enfocan en el diseño y desarrollo de procesadores superescalares de alto desempeño y bajo consumo de energía.

Estadísticas

Total de pláticas: 4; Total de asistentes: 113 asistentes; Total de horas del seminario: 5 horas

Publicidad del evento

  1. https://www.uv.mx/pozarica/uv-ca-464/general/investigacion-y-diseno-de-procesadores/
  2. https://www.uv.mx/pozarica/uv-ca-464/general/199/
  3. https://www.uv.mx/pozarica/uv-ca-464/general/procesadores-del-alto-desempeno-y-sistemas-embebidos/ 
  4. https://www.uv.mx/pozarica/uv-ca-464/general/microtecnologia-y-sistemas-embebidos/ 
  5. https://www.facebook.com/media/set?vanity=400811000654210&set=a.877171763018129 

Evidencia del evento

  1. https://youtu.be/k9v8Y-5Uj4s
  2. https://youtu.be/mobI1QHtI-8 
  3. https://youtu.be/N1V_9p1oAHA 
  4. https://youtu.be/RTFywqFXu1g 
  5. https://youtu.be/dHykZX60-AE 
Publicado en Páginas